聊聊我发的论文:如何将芯片验证速度提升4万倍?用FPGA!-聊聊我发的论文:如何将芯片验证速度提升4万倍?用FPGA!

AID:
CID:
视频图片:
作者头像:
弹幕地址:
视频描述:

热门回复:

  • JeRemY_LiN_777:强烈推荐老石在不忙的情况下多更一些学术论文解读的视频!!!
  • 名前丷:恭喜发paper。 有些疑惑想请教一下。 1.processor 在fpga上运行的主频是否受到限制? 2.看您使用zynq架构,阵列数量会比传统fpga要少,那么是否对dut的大小有限制?能否级联打破限制? 3. 看您有数据比较的环节,PL和AP之间我记得latency不小,如何保证重构的实时性?
  • 雏鱼拉基:点赞。这个思路真妙。不过感觉FPGA和CPU不一定要做进一个SoC里,可以分别用独立的FPGA和CPU,再把它们通过某种接口同步,这样FPGA的规模可以更大一点(甚至可以多块连一起用)。然后不知道结果的对比是否可以是非实时(同步)的,比如说先分别把FPGA和CPU的运行数据或者结果数据存进存储器里,再慢慢进行处理,就是不知道这种方法会不会对硬件快照有影响。
  • KiTScH_X:计算所会有非升即走,要求拿面上吗
  • 马里亚纳群岛:恭喜老石都中科大硕导了,从知乎跟到B站